작성일
2025.08.28
수정일
2025.08.28
작성자
이승훈
조회수
760

[3학년] 디지털회로실험 1주차 OT 통합공지 (9/1 ~ 9/3)

안녕하세요 3학년 실험 화요일 분반 이승훈 조교 입니다.

 

실험 공지는 통합공지로 월,화,수요일 분반 모두 공동적용 됩니다.


 

1주차 실험시간에는 자리배정, 출석 규정 등 중요한 전달사항이 있으므로 꼭 참석해주세요.

 

1주차부터 바로 실험 시작이니, 교재 꼭 준비하여 출석하시기 바랍니다.

 

 

실험실은 제6공학관 6308 호 입니다.(빵판실험실 바로 옆)

 

 

<1주차 실험내용>

 

1장 : 4bit Processor 소개 

2장 : Quatus II 를 이용한 Half Adder 설계 예제

 

 

<보고서>

 

*예비보고서 : 

 

    -1

        (1) 4 bit micro processor 의 구조를 설명하시오

 

  -2

        (1) 1 bit half adder 를 진리표와 함께 손으로 설계하여 첨부하시오.

 


*결과보고서 : 

 

    없음

 

 

1주차 보고서는 현장에서 검사를 실시할 예정입니다. 보고서 지참바랍니다.


추후 보고서 제출 방식은 분반별 조교가 공지하겠습니다.


보고서는 기본적으로 자유 양식이며 자유롭게 수기로 작성하되, 필수적으로 포함되어야 하는 문항은 매주 공지사항에 기재하겠습니다. 

 

 

감사합니다.

 

 

 

 

월요일 분반

 

화요일 분반

수요일 분반

 

컴퓨터비전 및 신호처리 연구실

백창우

higok18@pusan.ac.kr

 

임베디드 제어 시스템 연구실

이승훈

zerolee77@pusan.ac.kr

APOL 연구실

박민서

pms20712@pusan.ac.kr

첨부파일
첨부파일이(가) 없습니다.